Inženir za načrtovanje digitalnih elektronskih vezij

10.9.2021
RLS merilna tehnika d.o.o.
Komenda
m/ž
Povej naprej
Kompatibilnost
Kompatibilnost
Aktiviraj svoj karierni profil in si oglej kako se ujemaš z delovnim mestom
RLS merilna tehnika d.o.o.
Spletna stran:

Razvojni inženir - študentsko delo (m/ž)

Inženir za načrtovanje digitalnih elektronskih vezij (M/Ž)

Ali želite sodelovati pri razvoju naslednje generacije naprednejših enkoderjev, s pomočjo katerih bodo roboti in druge naprave naših strank še natančnejše, hitrejše in bolj varne? Pridružite se nam kot inženir za načrtovanje digitalnih vezij v FPGA in digitalnih integriranih vezij. 

Najzaposlovalec 2017 ter 2018, najizvoznik 2016, gazela 2015 so priznanja, ki podjetje RLS d.o.o. uvrščajo v sam vrh slovenskega gospodarstva. V podjetju RLS že 30 let razvijamo, izdelujemo in tržimo magnetne senzorje pomika in zasuka. Naše izdelke odlikujejo visoka točnost in odpornost na zunanje dejavnike, zato se vgrajujejo v napredne sisteme v medicini, robotiki in električnih vozilih. Pri delu spodbujamo inovativnost in ustvarjalnost, uspešnost pa gradimo z integriteto, odličnostjo, s spoštovanjem sodelavcev in poslovnih partnerjev ter s posluhom za raznolikost.

Ključne delovne naloge in zadolžitve:

  • načrtovanje digitalnih vezij v HDL jeziku, predvsem v SystemVerilogu;
  • implementacija designa v FPGA, potencialno tudi ASIC;
  • simulacije in testiranje digitalnih elektronskih vezij;
  • izvajanje meritev z ustrezno razvojno opremo (logični analizator, osciloskop, debugger);
  • programiranje, predvsem v C, C++ in Python z namenom testiranja digitalnih vezij;
  • dokumentiranje svojega dela (od oblikovanja zahtev do testnih poročil).

Pričakujemo

  • dobro obvladovanje vsaj enega HDL jezika: SystemVerilog oz. Verilog ali VHDL (delo bo potekalo v
    SystemVerilogu);
  • sposobnost postavitve arhitekture elektronskega vezja v HDL jeziku;
  • izkušnje z implementacijo digitalnih vezij na FPGA; 
  • izkušnje s simulacijo in testiranjem digitalnih elektronskih vezij; 
  • poznavanje arhitekture mikrokontrolerjev;
  • zaželeno obvladovanje programskih jezikov C, C++, Python;
  • zaželene so izkušnje z implementacijo digitalnih vezij na ASIC;
  • zaželeno poznavanje orodij za razvoj FPGA vezij (Xilinx, Lattice, Intel);
  • zaželeno poznavanje razvojnih okolij in orodij za razvoj in testiranje vgnezdenih sistemov
    (Keil uVision, winIDEa, Visual Studio, Visual Studio Code);
  • zaželeno vsaj osnovno poznavanje sistema Linux;
  • vsaj 3 leta izkušenj s področja dela;
  • VI. ali VII. stopnja izobrazbe elektro, računalništva ali druge ustrezne smeri;
  • inovativnost, analitično razmišljanje, natančnost in doslednost;
  • sposobnost samostojnega, kot tudi timskega dela;
  • pripravljenost na učenje;
  • aktivno znanje angleškega jezika.

Nudimo

  • zanimive in raznolike projekte v razvojno naravnanem in hitro rastočem podjetju, kjer je vaš doprinos
    prepoznan in cenjen;
  • samostojno in odgovorno delo, pri katerem boste lahko razvijali svoj potencial in strokovno znanje;
  • delo v urejenem, inovativnem in pozitivno naravnanem delovnem okolju s sodobno delovno opremo;
  • omogočamo in spodbujamo redno strokovno izpopolnjevanje in usposabljanje;
  • ustrezno uvajanje v delo pod vodstvom izkušenih mentorjev;
  • zaposlitev za nedoločen čas s 6-mesečno poskusno dobo.

Stopite z nami v stik!

Posameznike, ki vam opisane delovne naloge predstavljajo izziv in veselje ter menite, da lahko s svojimi znanji, izkušnjami in kompetencami obogatite ekipo naših strokovnjakov, vabimo, da nam posredujete prijavo in življenjepis s podrobnim opisom delovnih nalog čim prej oz. najkasneje do 30. septembra 2021  na elektronski naslov zaposlitev@rls.si.
Za dodatne informacije sem vam na voljo na tel. št. 01 52 72 247 (Darja Skok).

Prijava na: zaposlitev@rls.si

Ne odlašaj!
Še 5 dni za prijavo.

Opis delovnega mesta


Ali želite sodelovati pri razvoju naslednje generacije naprednejših enkoderjev, s pomočjo katerih bodo roboti in druge naprave naših strank še natančnejše, hitrejše in bolj varne? Pridružite se nam kot inženir za načrtovanje digitalnih vezij v FPGA in digitalnih integriranih vezij.


Ključne delovne naloge in zadolžitve:

• načrtovanje digitalnih vezij v HDL jeziku, predvsem v SystemVerilogu;
• implementacija designa v FPGA, potencialno tudi ASIC;
• simulacije in testiranje digitalnih elektronskih vezij;
• izvajanje meritev z ustrezno razvojno opremo (logični analizator, osciloskop, debugger);
• programiranje, predvsem v C, C++ in Python z namenom testiranja digitalnih vezij;
• dokumentiranje svojega dela (od oblikovanja zahtev do testnih poročil).

Kaj pričakujemo

• dobro obvladovanje vsaj enega HDL jezika: SystemVerilog oz. Verilog ali VHDL (delo bo potekalo v SystemVerilogu);
• sposobnost postavitve arhitekture elektronskega vezja v HDL jeziku;
• izkušnje z implementacijo digitalnih vezij na FPGA;
• izkušnje s simulacijo in testiranjem digitalnih elektronskih vezij;
• poznavanje arhitekture mikrokontrolerjev;
• zaželeno obvladovanje programskih jezikov C, C++, Python;
• zaželene so izkušnje z implementacijo digitalnih vezij na ASIC;
• zaželeno poznavanje orodij za razvoj FPGA vezij (Xilinx, Lattice, Intel);
• zaželeno poznavanje razvojnih okolij in orodij za razvoj in testiranje vgnezdenih sistemov (Keil uVision, winIDEa, Visual Studio, Visual Studio Code);
• zaželeno vsaj osnovno poznavanje sistema Linux;
• vsaj 3 leta izkušenj s področja dela;
• VI. ali VII. stopnja izobrazbe elektro, računalništva ali druge ustrezne smeri;
• inovativnost, analitično razmišljanje, natančnost in doslednost;
• sposobnost samostojnega, kot tudi timskega dela;
• pripravljenost na učenje;
• aktivno znanje angleškega jezika.

Kaj nudimo

• zanimive in raznolike projekte v razvojno naravnanem in hitro rastočem podjetju, kjer je vaš doprinos prepoznan in cenjen;
• samostojno in odgovorno delo, pri katerem boste lahko razvijali svoj potencial in strokovno znanje;
• delo v urejenem, inovativnem in pozitivno naravnanem delovnem okolju s sodobno delovno opremo;
• omogočamo in spodbujamo redno strokovno izpopolnjevanje in usposabljanje;
• ustrezno uvajanje v delo pod vodstvom izkušenih mentorjev;
• zaposlitev za nedoločen čas s 6-mesečno poskusno dobo.


Posameznike, ki vam opisane delovne naloge predstavljajo izziv in veselje ter menite, da lahko s svojimi znanji, izkušnjami in kompetencami obogatite ekipo naših strokovnjakov, vabimo, da nam posredujete prijavo in življenjepis s podrobnim opisom delovnih nalog čim prej oz. najkasneje do 30. septembra 2021 na elektronski naslov zaposlitev@rls.si.

Za dodatne informacije sem vam na voljo na tel. št. 01 52 72 247 (Darja Skok).

Izberi področje dela